Slajd 1 - DMCSneo.dmcs.p.lodz.pl/aus/aus.pdfSlajd 7 Slide 7 Analogowe układy scalone Podstawowa...

13
Slajd 1 Slide 1 Analogowe układy scalone Schemat klucza tranzystorowego z uwzględnieniem rzeczywistych nieidealnych parametrów Slajd 2 Slide 2 Analogowe układy scalone Φ A Φ B NMOS PMOS Vdd Vss

Transcript of Slajd 1 - DMCSneo.dmcs.p.lodz.pl/aus/aus.pdfSlajd 7 Slide 7 Analogowe układy scalone Podstawowa...

Page 1: Slajd 1 - DMCSneo.dmcs.p.lodz.pl/aus/aus.pdfSlajd 7 Slide 7 Analogowe układy scalone Podstawowa struktura integratora z prze łączanymi pojemnościami Zasada działania integratora

Slajd 1

Slide 1

Analogowe układy scalone

Schemat klucza tranzystorowego z uwzględnieniemrzeczywistych nieidealnych parametrów

Klucz tranzystorowy CMOS

Slajd 2

Slide 2

Analogowe układy scalone

Φ

A

Φ

B

NMOS

PMOS

Vdd

Vss

Page 2: Slajd 1 - DMCSneo.dmcs.p.lodz.pl/aus/aus.pdfSlajd 7 Slide 7 Analogowe układy scalone Podstawowa struktura integratora z prze łączanymi pojemnościami Zasada działania integratora

Slajd 3

Slide 3

Analogowe układy scalone

Slajd 4

Slide 4

Analogowe układy scalone

Klucz tranzystorowy CMOS z przełączaną polaryzacją podłoża

Page 3: Slajd 1 - DMCSneo.dmcs.p.lodz.pl/aus/aus.pdfSlajd 7 Slide 7 Analogowe układy scalone Podstawowa struktura integratora z prze łączanymi pojemnościami Zasada działania integratora

Slajd 5

Slide 5

Analogowe układy scalone

Slajd 6

Slide 6

Analogowe układy scalone

Układ próbkująco-pamiętający oraz integrator współpracujący z zegarem bardzo małej częstotliwości

Page 4: Slajd 1 - DMCSneo.dmcs.p.lodz.pl/aus/aus.pdfSlajd 7 Slide 7 Analogowe układy scalone Podstawowa struktura integratora z prze łączanymi pojemnościami Zasada działania integratora

Slajd 7

Slide 7

Analogowe układy scalone

Podstawowa struktura integratora z przełączanymi pojemnościami

Zasada działania integratora z przełączanymi pojemnościami w czasie załączenia klucza M2

Slajd 8

Slide 8

Analogowe układy scalone

gdzie T1 oznacza czas załączenia tranzystora M111 TCRon <<

21 TCRon << gdzie T2 oznacza czas załączenia tranzystora M2

Page 5: Slajd 1 - DMCSneo.dmcs.p.lodz.pl/aus/aus.pdfSlajd 7 Slide 7 Analogowe układy scalone Podstawowa struktura integratora z prze łączanymi pojemnościami Zasada działania integratora

Slajd 9

Slide 9

Analogowe układy scalone

Integrator z przełączanymi pojemnościami z uwzględnieniem pojemności pasożytniczych

Integrator z przełączanymi pojemnościami z uwzględnieniem pojemności pasożytniczych

Slajd 10

Slide 10

Analogowe układy scalone

Page 6: Slajd 1 - DMCSneo.dmcs.p.lodz.pl/aus/aus.pdfSlajd 7 Slide 7 Analogowe układy scalone Podstawowa struktura integratora z prze łączanymi pojemnościami Zasada działania integratora

Slajd 11

Integrator odwracający fazę niewrażliwy na pojemności pasożytnicze

Integrator nie odwracający fazy niewrażliwy na pojemności pasożytnicze

Slide 11

Analogowe układy scalone

Slajd 12

Slide 12

Analogowe układy scalone

Page 7: Slajd 1 - DMCSneo.dmcs.p.lodz.pl/aus/aus.pdfSlajd 7 Slide 7 Analogowe układy scalone Podstawowa struktura integratora z prze łączanymi pojemnościami Zasada działania integratora

Slajd 13

Slide 13

Analogowe układy scalone

Aktywne rezystory

Charakterystyki wyjściowe rtanzystora MOS

Slajd 14

Slide 14

Analogowe układy scalone

Page 8: Slajd 1 - DMCSneo.dmcs.p.lodz.pl/aus/aus.pdfSlajd 7 Slide 7 Analogowe układy scalone Podstawowa struktura integratora z prze łączanymi pojemnościami Zasada działania integratora

Slajd 15

Slide 15

Analogowe układy scalone

ID = 0, dla VGS – VT ≤ 0

TGSDS VVV −<<0 TGSsatDS VVV −=)(

DSTGS VVV ≤−<0

( )[ ] ( )DSDSDSTGSD VVVVVLWKI λ+⋅⋅−−⋅= 12//'

( )[ ] ( )DSDSDSTGSD VVVVVLWKI λ+⋅⋅−−⋅= 12//'

[ ]Φ−−Φ+= BSTT VVV γ0oxnCK µ='

Obszar odcięcia:

Obszar aktywny:

Obszar nasycenia:

Dzielniki napięcia

Slajd 16

Slide 16

Analogowe układy scalone

Page 9: Slajd 1 - DMCSneo.dmcs.p.lodz.pl/aus/aus.pdfSlajd 7 Slide 7 Analogowe układy scalone Podstawowa struktura integratora z prze łączanymi pojemnościami Zasada działania integratora

Slajd 17

Slide 17

Analogowe układy scalone

Źródło prądowe (current sink)

Źródło prądowe (current source)

Slajd 18

Slide 18

Analogowe układy scalone

Page 10: Slajd 1 - DMCSneo.dmcs.p.lodz.pl/aus/aus.pdfSlajd 7 Slide 7 Analogowe układy scalone Podstawowa struktura integratora z prze łączanymi pojemnościami Zasada działania integratora

Slajd 19

Slide 19

Analogowe układy scalone

Zwierciadło prądowe

Dokładne zwierciadło prądowe

Slajd 20

Slide 20

Analogowe układy scalone

Slajd 21

Page 11: Slajd 1 - DMCSneo.dmcs.p.lodz.pl/aus/aus.pdfSlajd 7 Slide 7 Analogowe układy scalone Podstawowa struktura integratora z prze łączanymi pojemnościami Zasada działania integratora

Slide 21

Analogowe układy scalone

Zwierciadło prądowe Wilsona

Schematy inwerterów

Slajd 22

Slide 22

Analogowe układy scalone

Page 12: Slajd 1 - DMCSneo.dmcs.p.lodz.pl/aus/aus.pdfSlajd 7 Slide 7 Analogowe układy scalone Podstawowa struktura integratora z prze łączanymi pojemnościami Zasada działania integratora

Slajd 23

Slide 23

Analogowe układy scalone

Charakterystyki inwerterów a) i b)

Charakterystyki inwerterów c) i d)

Slajd 24

Slide 24

Analogowe układy scalone

Page 13: Slajd 1 - DMCSneo.dmcs.p.lodz.pl/aus/aus.pdfSlajd 7 Slide 7 Analogowe układy scalone Podstawowa struktura integratora z prze łączanymi pojemnościami Zasada działania integratora

Slajd 25

Slide 25

Analogowe układy scalone

Małosygnałowy model tranzystora MOS

Wtórnik „źródłowy” i odpowiadający mu model małosygnałowy

Slajd 26

Slide 26

Analogowe układy scalone