3-D Transistors: FinFETs - Nanowires

37
3-D Transistors: FinFETs - Nanowires Σακελλαρόπουλος Διονύσης Υπεύθυνος: Δ. Τσουκαλάς ΣΕΜΦΕ – ΕΜΠ 2012

description

3-D Transistors: FinFETs - Nanowires. Σακελλαρόπουλος Διονύσης Υπεύθυνος : Δ. Τσουκαλάς. ΣΕΜΦΕ – ΕΜΠ 2012. Περιεχόμενα. Ιστορία των Τρανζίστορ Προκλήσεις Προτάσεις – FinFET /Nanowire Συγκρίσεις Εφαρμογές Σύνοψη. Ιστορικά Στοιχεία. - PowerPoint PPT Presentation

Transcript of 3-D Transistors: FinFETs - Nanowires

Page 1: 3-D Transistors: FinFETs  - Nanowires

3-D Transistors:FinFETs - Nanowires

Σακελλαρόπουλος Διονύσης

Υπεύθυνος: Δ. Τσουκαλάς

ΣΕΜΦΕ – ΕΜΠ 2012

Page 2: 3-D Transistors: FinFETs  - Nanowires

Περιεχόμενα

• Ιστορία των Τρανζίστορ• Προκλήσεις• Προτάσεις – FinFET/Nanowire• Συγκρίσεις• Εφαρμογές• Σύνοψη

Page 3: 3-D Transistors: FinFETs  - Nanowires

Ιστορικά Στοιχεία

• 1925: Julius Edgar Lilienfeld – 1η Πατέντα (FET=Field-Effect-Transistor)

• 1947: Bardeen, Shockley, Brattain - Διπολικό Τρανζίστορ

Νόμπελ 1956

Page 4: 3-D Transistors: FinFETs  - Nanowires

Σημαντικό εργαλείο σ την β ιομηχανία ημιαγωγών ~ $380 billion

Χρήση κυρίως MOSFET (Metal-Oxide-Semiconductor Field-Effect-Transistor)

• S: Πηγή (Source)• D: Απαγωγός (Drain)• G: Πύλη (Gate)• B: Υπόστρωμα (Substrate/Body)• Λευκό: Oxide

Page 5: 3-D Transistors: FinFETs  - Nanowires

Ανάγκη για μικρότερα MOSFET - Scaling

• Περισσότερα τρανζίστορ στον ίδιο χώρο• Χαμηλότερο κόστος ανά ολοκληρωμένο κύκλωμα– ανάλογο του αριθμού των chip που

δύναται να έχει κάθε wafer

Ως αποτέλεσμα:• Μεγαλύτερη υπολογιστική ισχύς• Μεγαλύτερης χωρητικότητας μνήμες

Moore’s Law: Διπλασιασμός του αριθμού των τρανζίστορ ανά chip κάθε δύο χρόνια – Gordon Moore, 1965

Page 6: 3-D Transistors: FinFETs  - Nanowires
Page 7: 3-D Transistors: FinFETs  - Nanowires

1989: Intel 80486 2000: Intel Pentium 4 2012: Intel Ivy Bridge Core i7

1.18 million 42 million

1.4 billionΠαραδείγματα

Page 8: 3-D Transistors: FinFETs  - Nanowires

Προκλήσεις (Sca l ing) :

• Διαρροή Ρεύματος• Gate-Oxide• Junction

• Αύξηση Θερμοκρασίας

SCE (Short Channel Effect):

DIBL (Drain-Induced Barrier Lowering):

ηλ. διαπερατότητα βάθος επαφής SD μήκος καναλιού πάχος οξειδίου βάθος περιοχής

απογύμνωσης δυναμικό Electrostatic Integrity

Page 9: 3-D Transistors: FinFETs  - Nanowires

εξαρτάται από τη γεωμετρία της συσκευής μετράει κατά πόσο το ηλ. πεδίο από τον απαγωγό επηρεάζει το κανάλι

Page 10: 3-D Transistors: FinFETs  - Nanowires

τάση κατωφλίου σε long-channel device

Μικρότερο Κανάλι → Δύσκολα OFF

Page 11: 3-D Transistors: FinFETs  - Nanowires

Επομένως, τα SCEs μπορούν να μειωθούν με:• Μείωση βάθους ε• Μείωση πάχους οξειδίου • Μείωση βάθους περιοχής απογύμνωσης μέσω αύξησης της συγκέντρωσης του doping

Μ ε ί ω σ η , δ η λ α δ ή , τ ο υ !

Επίλυση :

SCE (Short Channel Effect):

DIBL (Drain-Induced Barrier Lowering):

Page 12: 3-D Transistors: FinFETs  - Nanowires
Page 13: 3-D Transistors: FinFETs  - Nanowires

ΠροτάσειςNew

Geometries 3-D

Multi-gate Devices

Page 14: 3-D Transistors: FinFETs  - Nanowires

Multi-Gate Transistors

FinFETs

Nanowire Transistors

Page 15: 3-D Transistors: FinFETs  - Nanowires

FinFETs:• Source• Drain• Fins (channel)• Gates

Page 16: 3-D Transistors: FinFETs  - Nanowires

Φυσική :• Natural Length:

Page 17: 3-D Transistors: FinFETs  - Nanowires

Λύνοντας την εξ. Poisson ανάλογα με τον αριθμό των πυλών έχουμε:

Page 18: 3-D Transistors: FinFETs  - Nanowires

Άρα, όσο πιο μικρό είναι το πάχος του οξειδίου πύλης και το πάχος του φιλμ πυριτίου, τόσο μικρότερο είναι το δηλ. και η επίδραση του ηλ. πεδίου του απαγωγού στο κανάλι.

Αυτό μπορεί να συμβεί και με περισσότερες πύλες.

• Current Drive:

• Το συνολικό ρεύμα ενός τρανζίστορ σε όλα τα μέρη του (S, D, G) ν-πυλών είναι ν-φορές μεγαλύτερο από το ρεύμα ενός τρανζίστορ με μία πύλη ίδιων διαστάσεων.

• Για μεγαλύτερα ρεύματα από ν-φόρες → πολλαπλά fins! Το συνολικό ρεύμα θα ισούται με το ρεύμα που διαρρέει ένα fin πολλαπλασιασμένο με τον συνολικό αριθμό των fins.

• Threshold Voltage:• Η τάση κατωφλίου εξαρτάται από το πάχος του φιλμ πυριτίου (κανάλι)

𝑉 𝑇𝐻=ΦMS+kTqln ( 2Cox kT

q2ni t Si )+ π 2ħ2

2q𝑚∗𝑡𝑆𝑖2

ΦMS : διαφορά δυναμικού μετάξυ πύλης καικαναλιού χωρητικότητα οξειδίου αριθμός ζωνών

Page 19: 3-D Transistors: FinFETs  - Nanowires

Φ : δυναμικό καναλιού

Page 20: 3-D Transistors: FinFETs  - Nanowires

Το μεγαλώνει καθώς μικραίνουν τα γεωμετρικά μεγέθη ()

Page 21: 3-D Transistors: FinFETs  - Nanowires

Κατασκευή :

• Fin Formation• Gate Stack Formation• Source and Drain Extension

Implant• Spacer Formation• Epitaxial Raised Source/Drain

Formation• Deep Source/Drain Implantation

and Activation Anneal

CMOS(Complementary Metal-Oxide-Semiconductor)

Page 22: 3-D Transistors: FinFETs  - Nanowires

F i n s : Διαστάσεις πολύ σημαντικές για τα SCE!

𝝀 √𝒕𝑺𝒊 ,𝒕𝑺𝒊=𝑭𝒊𝒏𝑾𝒊𝒅𝒕𝒉𝜎𝜀𝑚𝑢𝑙𝑡𝑖−𝑔𝑎𝑡𝑒

Page 23: 3-D Transistors: FinFETs  - Nanowires

Fin Height/Pitch:

𝑾 𝒆𝒇𝒇=𝟐𝑭𝒊𝒏𝑯𝒆𝒊𝒈𝒉𝒕𝑾 𝒇𝒐𝒐𝒕

𝑷𝑭𝒊𝒏

αποτελεσματικό πλάτος καναλιού ύψος fin απόσταση ανάμεσα σε κάθε fin πλάτος ίχνους στο υπόστρωμα

Competitive: ή

Page 24: 3-D Transistors: FinFETs  - Nanowires

Nanowire Transistors:• Source• Drain• Silicon Nanowire• Gate• Gate Oxide

Page 25: 3-D Transistors: FinFETs  - Nanowires

Ο υ σ ι α σ τ ι κ ά :• Ένα GAA (Gate-All-Around) Transistor• Όλο το nanowire (S+D+Ch) είναι είτε p-type, είτε n-type• Αντίστοιχα, η πύλη είναι είτε n-type, είτε p-type• Δεν υπάρχουν junctions!

Junctionless:• Όχι παραπάνω doping • Χαμηλότερο κόστος• Όχι διάχυση (annealing)• Όχι Junction Leakage

Page 26: 3-D Transistors: FinFETs  - Nanowires

Fabr ication :

• Commercial SOI Wafers and Electron-Beam Lithography (10nm πάχος)• Συνολικό doping (ion implantation) χρησιμοποιώντας για n-type και για p-type →

υψηλό current drive• Gate:

• Εναπόθεση στρώματος πυριτίου πάχους σε θερμοκρασία εντός ενός Low-Pressure Chemical Vapor Deposition (LPCVD) Reactor

• Ανόπτηση (annealing) σε άζωτο στους για 30 λεπτά• Etching & Patterning σε Reactive-Ion Etch (RIE) Reactor

• Για ιδανικές τιμές τάσης κατωφλίου → poly-silicon gate (n-type) poly-silicon gate (p-type)

• Layer Deposition• - aluminium Επιμετάλλωση για μέγιστη ηλεκτρική επαφή στη συσκευή μας

3 Πύλες → Top, Right, Left

Page 27: 3-D Transistors: FinFETs  - Nanowires
Page 28: 3-D Transistors: FinFETs  - Nanowires
Page 29: 3-D Transistors: FinFETs  - Nanowires

n-type p-type

Page 30: 3-D Transistors: FinFETs  - Nanowires
Page 31: 3-D Transistors: FinFETs  - Nanowires
Page 32: 3-D Transistors: FinFETs  - Nanowires

Επιδόσεις παρόμοιες με αυτές των FinFETs!

Καλύτερη θερμοκρασιακή απόδοση!

Λιγότερο Leakage Current!

Page 33: 3-D Transistors: FinFETs  - Nanowires

Γ ι α δ ι ά φ ο ρ α

Page 34: 3-D Transistors: FinFETs  - Nanowires

Εφαρμογές:

• Nanowire Transistor ακόμα σε ερευνητικό στάδιο• FinFET:

• Intel Ivy Bridge 22nm CPUs (2012)• 2002 → 2012• Tri-Gate FET (3 κανάλια + 3 πύλες)• Up to 37% higher speed• Up to 50% less power consumption

Page 35: 3-D Transistors: FinFETs  - Nanowires
Page 36: 3-D Transistors: FinFETs  - Nanowires

• Colinge, J. P. - FinFETs and Other Multi-Gate Transistors (Springer)• Colinge, J. P. - Nanowire Transistors without Junctions (Nature Nanotechnology)• Τσουκαλάς, Δ. - Σημειώσεις Φυσικής Μικροηλεκτρονικών Διατάξεων• Θαναηλάκης, Α. - Θεωρία και Τεχνολογία Ημιαγωγών• Kasap, S. O. - Αρχές Ηλεκτρονικών Υλικών και Διατάξεων (Παπασωτηρίου)• Nanohub.org (MugFET & OMEN Nanowire Tools)• Sung G. Kim - MuGFET: First-Time User Guide• Saumitra R. Mehrotra - Nanowire: First-Time User Guide• Wikipedia.org• Hobs, Chris - CMOS Scaling Beyond FinFETs: Nanowires and TFETs (SEMATECH)• Colinge, J. P. - The SOI MOSFET: from Single Gate to Multigate (EuroSOI)• Lee, Jong-Ho - Fabrication and Characterization of bulk FinFETs for Future Nano-Scale

CMOS Technology• Fabio D’ Agostino, Daniele Quercia - Short-Channel Effects in MOSFETs

Page 37: 3-D Transistors: FinFETs  - Nanowires

Σας Ευχαριστώ!